|
ПәН: Электроника, цифрлық құрылғылар және микропроцессорлар
|
бет | 1/2 | Дата | 21.05.2018 | өлшемі | 470,84 Kb. | | #15436 |
|
ПӘН: Электроника, цифрлық құрылғылар және микропроцессорлар.
Бір айнымалы функцияның буільі. Функцияның белгісі. Логикалық операциялардың атауы. Логикалық элементтердің атауы. Екі айнымалы функцияның бульі. Логикалық операциялар аксиомалары.
Конъюнктивті орын ауыстыру заңы. Дизъюнктивті орын ауыстыру заңы. Конъюнктивті үлестіру заңы. Дизъюнктивті үлестіру заңы. Конъюнктивті тарату заңы. Дизъюнктивті тарату заңы. Қайшылық заңы. Сіңіру заңы. Де-Морган заңы.
Мінсіз дизъюнктивті нормаланған форма анықтамасы. Минтермдер. Шеннон теоремасы. Қысқартылған, тұйыққа тірелген және минимал дизъюнктивті нормаланған формалары. Мінсіз конъюнктивті нормаланған форма анықтамасы (СКНФ). Макстермдер. СКНФ теоремасы.
Тікелей түрлендіру әдісімен бульдік функцияларды минимизациялау, Карно картасы, Вейч диаграммасы.
Квайн және Квайн-Мак Класки әдісімен бульдік функцияларды минимизациялау.
Диодты логикалық элементтер ЖӘНЕ, НЕМЕСЕ, ЖӘНЕ-НЕМЕСЕ. Принципиал электр сұлбалары ЖӘНЕ, НЕМЕСЕ, ЖӘНЕ-НЕМЕСЕ, жұмыс істеу принциптері, шартты графикалық белгілері, уақыттық диаграммалары.
Принципиал электр сұлбалары ЖӘНЕ, НЕМЕСЕ, ЖӘНЕ-НЕМЕСЕ, жұмыс істеу принциптері, шартты графикалық белгілері, уақыттық диаграммалары.
ТЛ, ТЛНС, ТЛРС және ТЛРКС транзисторлық логикасы. Жұмыс істеу принципі, шартты графикалық белгіленуі, жұмысының уақыттық диаграммалары.
Интегралды инжекциялық логика. Жұмыс істеу принципі, шартты графикалық белгіленуі, жұмысының уақыттық диаграммалары.
Қарапайым инверторлы ТТЛ. Күрделі инверторлы ТТЛ. Жұмыс істеу принципі, шартты графикалық белгіленуі, жұмысының уақыттық диаграммалары
ТТЛШ, ашық коллекторлық шығысты және үш күйі бар ТТЛШ. Жұмыс істеу принципі, шартты графикалық белгіленуі, жұмысының уақыттық диаграммалары.
Эмиттерлі-байланысқан логикасы логикалық элементі. Жұмыс істеу принципі, шартты графикалық белгіленуі, жұмысының уақыттық диаграммалары.
n-МОП - транзисторлардағы логикалық элементтер. Жұмыс істеу принципі, шартты графикалық белгіленуі, жұмысының уақыттық диаграммалары.
p-МОП- транзисторлардағы логикалық элементтер. Жұмыс істеу принципі, шартты графикалық белгіленуі, жұмысының уақыттық диаграммалары.
МЕП- транзисторлардағы логикалық элементтер. Жұмыс істеу принципі, шартты графикалық белгіленуі, жұмысының уақыттық диаграммалары.
Логикалық сұлбаны тұрғызу кезеңдері. Берілген логикалық элементтердің базисінде логикалық кұрылғыларды синтездеу. Нақты элемент базасында логикалық құрылғыларды тұрғызу негіздері. Логикалық функцияларды жүзеге асыруға арналған логикалық элементтер.
Мультиплексорлар және демультиплексорлар. Мультиплексорлардағы комбинациялық схемаларды синтездеу.
Дешифраторлар, дешифратор-демультиплексорлар және шифраторлар. Сызықтық дешифраторлар. Тікбұрышты немесе матрицалық дешифраторлар. Пирамидалық дешифраторлар.
Сумматорлар. Бірразрядты сумматорлар. Көпразрядты арифметикалық сумматорлар. Тізбекті сумматорлар. Тізбекті тасымалдайтын (последовательный перенос) параллель сумматор. Параллель тасымалдайтын сумматорлар. Топпен тасымалдайтын (групповой перенос) сумматорлар. Жинаушы сумматорлар (Накапливающий сумматор)
Екілік-ондық сумматорлар. Бір- және көпразрядты алгебралық сумматорлар. Үтір форматында ұсынылған сандар сумматорлары. Арифметикалық көбейткіштер.
Тақтылықты салыстыру және бақылау құрылғылары. Бірразрядты компараторлар. Көпразрядты компараторлар.
Екілік –ондық кодты екілік кодқа түрлендіру. Екілік кодты екілік-ондық кодқа түрлендіру. Грея коды мен екілік кодтың өзара түрленуі.
Цифрлық құрылғылардың триггерлік элементтері. Триггерлердің классификациясы және олардың жалпы мінездемелері. Сұлбалық жүзеге асыру әдісі. Статикалық, импульсті-статикалық, динамикалық және квазистатикалық триггерлер.
RS-, D-, T-, JK-триггерлердің функциялауы. Триггерлердің ақиқат кестесі. Триггерлердің кері ақиқат кестесі. Триггерлердің шартты графикалық бейнеленуі. Алгебралық және уақыттық диаграммалары. Триггерлердің өзара алмасымдылығы.
Триггерге ақпаратты жазу әдісі. Триггерге ақпаратты жазуды басқару әдісі. Триггерлік құрылғыларды сипаттайтын талаптар және параметрлер.
Статикалық триггерлер. L түріндегі басқаруды жазу триггерлері (жоғарғы деңгей, тиімді логика), (төменгі деңгей, теріс логика). RS-триггердің Карно картасы. Бірфазалы триггердің схемасы және оның шартты белгіленуі.
Бірфазалы триггердің схемасы және оның шартты белгіленуі. Парафазалы триггердің схемасы және оның шартты белгіленуі. Парафазалы – триггердің схемасы және оның шартты белгіленуі. Карно картасы және JK-триггер схемасы. Санаушы Т-триггер схемасы.
Тактіленуші триггерлер. ЖӘНЕ-ЕМЕС, ЖӘНЕ-НЕМЕСЕ-ЕМЕС логикалық элементтерінде орындалған -триггерлердің Карно картасы, схемалары, шартты белгіленуі және жұмыс істеу диаграммасы. НЕМЕСЕ-ЕМЕС, ЖӘНЕ-НЕМЕСЕ-ЕМЕС элементтерінде орындалған -триггерлердің схемалары, шартты белгіленуі және жұмыс істеу диаграммасы.
Карно картасы, сұлбалары, бір фазалы және парафазалы триггерінің шартты белгіленуі және жұмыс істеу диаграммасы. Бірфазалы -триггерінің T-TTL-типті элементіндегі сұлбасы.
Ақпаратты қабылдау және фиксациялау уақыт бойынша қиыстырылған, F түріндегі жазуды басқаратын триггерлер.
. - триггердің, , -триггерлердің, - триггердің, , - триггерлердің, , –триггерлердің, – триггердің, – триггер негізіндегі – триггердің, – триггердің схемасы, шартты белгіленуі және жұмыс істеу диаграммасы.
Ақпаратты қабылдау және фиксациялау уақыт бойынша таралатын триггерлер. Master-Slave (M-S) екісатылы триггерлер. Оқшаулағыш инверторы бар M-S – триггерлер. Екі оқшаулағыш инверторы бар M-S – триггерлер.
Тыйм салушы байланыстары бар M-S – триггерлер. Оқшаулағыш транзисторлары бар M-S –триггерлер. түріндегі жазуды басқаратын тактіленетін D-триггерлер. түріндегі жазуды басқаратын триггерлер. , түріндегі жазуды басқаратын триггерлер. ,, түріндегі жазуды басқаратын триггерлер
Импульстік-статикалық триггерлер. , түрлі триггерлер. МОП- және КМОП-элементтеріндегі триггерлер. Статикалық триггерлер. Екі жақты бағытталған кілттерін және екі инверторлар қолданылған КМОП-элементтерінде орындалған -триггердің схемасы, шартты белгіленуі және жұмыс істеу диаграммасы.
КМОП-элементінде - триггерінің схемасы, шартты белгіленуі және жұмыс істеу диаграммасы. КМОП-элементінде вентильді және блоктаушы триггерлерді (ВБ) қолданумен - триггерінің схемасы, шартты белгіленуі және жұмыс істеу диаграммасы.
Динамикалық триггерлер. -триггерінің схемасы, шартты белгіленуі және жұмыс істеу диаграммасы. Квазистатикалық триггерлер. -триггерінің схемасы, шартты белгіленуі және жұмыс істеу диаграммасы. МОП-транзисторлардағы n-типті екі фазалық квазистатикалық -триггерлер.
КМОП-элементтегі екі фазалық -триггерлер. Үш фазалы квазистатикалық -триггерлер. КМОП-элементтегі үш фазалық квазистатикалық -триггерлер.
Триггерлік құрылымдарды синтездеудің логикалық әдістері.
Параллель регистрлер. Екітактілі және біртактілі әрекет ететін бірфазалы параллель регистрлер. Парафазалы параллель регистрлер. Жылжытушы (тізбекті) регистрлер және олардың классификациясы.
Көптактілі әрекет ететін жылжытушы регистрлер. Біртактілі әрекет ететін жылжытушы регистрлер. түріндегі триггерлерге негізделген жылжытушы регистрлер. түріндегі триггерлерге негізделген жылжытушы регистрлер. F, Fi түріндегі триггерлерге негізделген жылжытушы регистрлер. Көптактілі триггерлерге негізделген жылжытушы регистрлер.
Біртактілі әрекет ететін «созылыңқы»(протяженный) жылжытушы регистрлер. Көптактілі триггерлер негізіндегі біртактілі «созылыңқы» жылжытушы регистрлер.
Санауыштардың классификациясы. Санауыш күйін ұсыну және кодтау әдісі. Санауыштың арнаулы міндеті. Санауыш кодын орналастыру әдісі. Триггерлік құрылғылар негізіндегі санауыштар.
Тікелей байланысты параллель-тізбекті санауыштар. Тізбектей тасымалдайтын санауыш. Параллель тасымалдайтын санауыш.
Параллель-тізбекті тасымалдайтын санауыш. F, Fi, -типті триггерларға негізделген санауыштар. Азайтушы санауыштар (Вычитающие счетчики). F фронты бойынша фиксациялау режимінде, фронты бойынша ақпаратты фиксациялайтын санауыштың жұмысы.
Реверсивті санауыштар. Кәдімгі ретпен санайтын санауыштар. R-кірісті қолданатын, КСЧ 2n тең болатын санауыштар. Кездейсоқ ретпен санайтын санауыштар. Мәжбүрлеп санататын санауыштар. Коды бастапқыда орнатылатын санауыштар. Адрестік санауыштар. Санауыштарды синтездеудің логикалық әдістері. Вентильдері жоқ санауыштар..
Сақиналы жылжытушы регистрлер негізіндегі санауыштар.Кодтары әрдайым өлшенетін санауыштар. Айқаспалы байланысты регистрларға негізделген санауыштар.
Қосарланған схемалардағы жылжытушы санауыштар. Полиноминалды санауыштар. Регистр-сумматор схемасы бойынша құрастырылған санауыштар. Арнайы сақиналық схемаларға негізделген жылжытушы санауыштар.
Көптұрақты схемалар (многостабильные). Бірфазалы көптұрақты триггерлер (МТ). Көпфазалы көптұрақты триггерлер. Көпорнықты қайта санаушы схемалар.
Master-Slave (M-S) әдісімен салынған қайта есептелген көп тұрақты схемалар.
Жадтың жалпы мінездемесі. Жад функциясы. Жадтың негізгі параметрлері.
Жадтың кіріс және шығыс сигналдары. Жадтың уақыттық мінездемесі. Жад қорына қол жеткізу әдісі. Жадтың негізгі құрылымдары. Жад құрылымын түсіну. 2D құрылымды жад. 3D құрылымды жад. 2DM құрылымды жад.
Кэш-жады. Кэш-жадының жалпы мінездемесі. Толық ассоциациялық кэш. Тікелей орналастырушы кэш-жады. Жиынды-ассоциативті кэш. Тұрақты жад. Тұрақты жадтың жалпы мінездемесі. Тұрақты сақтаушы құрылғылардың микросхемалары. Бағдарламаланатын тұрақты сақтаушы құрылғылардың микросхемалары. . МНОП-транзисторындағы РПЗУ-ЭС микросхемалары.
Флэш-жады. Флэш-жадының жалпы мінездемесі. Файловой флэш-жадының микросхемасы. Флэш-жадының дамудағы негізгі бағыттары. Strata Flash типті жад.
Статикалық сақтау құрылғылары. Статикалық сақтау құрылғыларының жалпы мінездемелері. Статикалық жад модулі. Динамикалық жад. Динамикалық сақтау элементін құру принципі. Динамикалық сақтау құрылғысының схемасы. Динамикалық сақтау құрылғылары. FPM. EDORAM. BEDORAM. MDRAM. SDRAM. RDRAM. DRDRAM. CDRAM. Динамикалық жадты регенерациялау. Динамикалық жад модулі.
Арифметика-логикалық құрылғылар (АЛҚ) классификациясы. АЛҚ жалпыланған құрылымы. Операциялық құрылғыларды сипаттау тілі. Басқару құрылғысы.
Схемалық логикалы басқару автоматтары. Схемалық логикалы басқару автоматтарының синтездеу құрылымы. Бағдарламалық логикалық микробағдарламалық автоматтарды синтездеу. Басқарудың орталық құрылғысы.
Екілік сандарды кеміту алгоритмі. Қосу операциясын орындауға арналған арифметика-логикалық құрылғының функционалдық схемасы. Қосудың микро бағдарламасы. Операциялық блок модулінің принципиал схемасы. Басқару блок модулін жобалау.
Екілік сандарды азайту алгоритмі. Азайту операциясын орындауға арналған арифметико-логикалық құрылғының функционалдық схемасы. Азайтудың микро бағдарламасы. Операциялық блок модулінің принципиал схемасы. Басқару блок модулін жобалау.
Екілік сандарды қосу және азайту алгоритмі. Қосу және азайту операцияларын орындауға арналған арифметико-логикалық құрылғының функционалдық схемасы. Екілік сандарды қосу және азайту микро бағдарламалары Операциялық блок модулінің принципиал схемасы. Басқару блок модулін жобалау.
Екілік сандарды көбейту алгоритмі. Көбейту операциясын орындауға арналған арифметико-логикалық құрылғының функционалдық схемасы. Бүтін сандарды көбейтудің микро бағдарламасы. Бүтін сандарды көбейтуге арналған операциялық блок модулі. Басқару блок модулі. Операциялық блок модулінің принципиал схемасы.
Бүтін сандарды бөлу алгоритмі. Бөлудің микро бағдарламасына арналған арифметико-логикалық құрылғының функционалдық схемасы. Бөлудің микро бағдарламасына арналған операциялық блок модулінің принципиал схемасы. Операциялық блокты басқарудың екінші деңгейінің схемасы. Бөлу операциясына арналған Мили автоматының принципиал.
Микропроцессор. Ақпаратты цифрлық өңдеу. Есептеуді аппараттық жүзеге асыру. Есептеуді бағдараламалық жүзеге асыру. Процессордың құрылымдық және функционалдық ұйымдастыру.
Процессор архитектурасы. Тоқтату. Компьютер жадының көп деңгейлі ұйымдастыру. Кэш-жады. Жадтың беттік ұйымы. Жадтың жіктелуі.
Микропроцессорлар архитектурасының классификациясы. Микропроцессорларда көп деңгейлі жад ұйымы.
Процессордың контекстінің ауыстырып-қосуының үдеуі Процессордың функциялық мүмкіндігінің аумақтауы. Микропроцессор архитектурасының стандартизациясы.
Мультитредті микропроцессорлар. Мультитредті архитектура негізі. Тредтерді анықтау.
Бағдарламаның деректер ағымын талдау жолымен анықталатын мультитредті процессорлар. Мультитредті модельдерді параллельдеудің өзгешелігі.
Микропроцессор архитектурасының дамуы. Бір кристалды вектор-конвейерлі процессорлар.
Бір кристалды мультипроцессорлық жүйенің құрылысына өту себептері. Бір кристалды мультипроцессорлық жүйенің құрылысына жету.
Универсал микропроцессорлар. х86 архитектуралы микропроцессорлар. Alpha архитектуралы микропроцессорлар. SPARC архитектуралы микропроцессорлар. MAJC архитектуралы микропроцессорлар.
CISC-архитектуралы бір кристалды микроконтроллерлер. Бір кристалды микроконтроллерлердің функционалдық мүмкіндіктері және архитектурасы. Командалар жүйесі. Бір кристалды микроконтроллерлердің мүмкіндігінің аумағы. 83C51FA бір кристалды микроконтроллерлердің қолданылуы.
16 –разрядты MCS 196/296 бір кристалды микроконтроллерлерінің функционалдық мүмкіндіктері және архитектурасы.
RISC-архитектуралы бір кристалды микроконтроллерлерінің архитектурасы. Microchip компаниясының PIC-контроллері: 12 және 14-разрядты PIC12С509, PIC12675, rfPIC12С509, rfPIC12С675, PIC16x5хх, PIC16x6хх, PIC16x7хх, PIC16x8хх, PIC16x9хх; 16-разрядты PIC17C4х, PIC17C5х, PIC17С6х, PIC18Сxхх.
Бір кристалды микроконтроллерлер AVR.
ARM компаниясының бір кристалды микроконтроллерлері.
ST7 француз компаниясының STMicroelectronics бір кристалды микроконтроллерлері.
РА архитектуралы микропроцессорлар. Power және PowerPC архитектуралы микропроцессорлар. MIPS (Silicon Graphics) компаниясының микропроцессорлары.
Сигналдарды өңдеу микропроцессорлары. Texas Instruments компаниясының сигналдық микропроцессорлары.
Analog Devices компаниясының сигналдық микропроцессорлары. Motorola компаниясының сигналдық микропроцессорлары.
Коммуникациялық процессорлар. Микропроцессор МРС8260. Intel компаниясының желілік микропроцессорлары.
Медиялық микропроцессорлар. MicroUnity компаниясының Mediaprocessor микропроцессоры. Philips компаниясының TriMedia микропроцессоры.
Chromatic Research компаниясының Mpact Media Engine микропроцессоры. Микропроцессор NV1 компании Nvidia. Cyrix компаниясының MediaGX микропроцессоры.
Inmos фирмасының транспьютерлерінің құрылымы және архитектурасы. Т-9000 құрылымдық және архитектуралық негіздері. "Квант" сериясының микропроцессорлары.
Нейропроцессорлар. Нейрожелілік есептеулерді ұйымдастыру негіздері. Нейрондық желілер теориясының негізгі түсініктемелері.
Нейрожеліні функционалдау ұйымы. Нейрочипы.
Интерфейс туралы жалпы негіздеме. Интерфейс классификациясы. Жүйелік интерфейстер.
Интерфейсті микросхемалар. Тактілік импульсті Буферлік регистрлер және екі бағытты шиналық құрастырушылар. Жүйелік шинаның контроллері. Шина арбитрі.
Бағдарламаланатын интерфейстік контроллерлер. Жалпы негіздемесі. Жадқа тікелей кіретін контроллер.
Бағдарламаланатын таймер. Бағдарламаланатын параллель интерфейс. Бағдарламаланатын тізбектелген интерфейс.
Достарыңызбен бөлісу: |
|
|